在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 5412|回复: 22

基础电路设计(五)史密斯图表的应用与阻抗整合

[复制链接]
发表于 2008-7-12 20:41:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
印刷电路板的pattern线路有很多必需是借助thruogh hole完成线路路径的布局,对低频电路而言thruogh hole几乎不会对该电路产生不良影响,不过高频电路的阻抗(impedance)整合却扮演关键性角色,换言之若将具有thruogh hole的线路当作一般传输线路处理,就会面临许多超乎预期的困扰,主要原因是在传输线路上如果设有thruogh hole,该部位就会产生非连续性点阻抗,而该点或多或少会形成反射波,最后造成电路误动作,模拟电路的精度发生误差等严重后果。
该反射波的反射程度是用反射系数表示,它是用复素数处理变成复素量。虽然电子电路经常使用复素数与admittance等计算方式,不过实际上复素
数计算相当烦琐,其中传输线路与高频电路常用的复素数计算,如果改成史密斯特性图表(Smith chart)方式,就可轻松获得相同的计算结果。有鉴于此,本文将介绍史密斯特性图表(Smith chart)使用上必需注意的事项。

基础电路设计(5)史密斯图表的应用与阻抗.rar

965.78 KB, 下载次数: 141 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2008-7-13 19:52:10 | 显示全部楼层
thank you
发表于 2008-9-11 15:29:55 | 显示全部楼层
好啊,找到我真正想要的东西了。
发表于 2008-10-1 23:41:53 | 显示全部楼层
好东西。学系、、
发表于 2008-10-7 21:50:27 | 显示全部楼层
好东西要定了。。。。
发表于 2008-10-7 22:00:50 | 显示全部楼层
谢谢了哦
发表于 2008-10-7 22:01:19 | 显示全部楼层
好资料,一定要顶!
头像被屏蔽
发表于 2008-10-8 12:55:17 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2008-10-8 13:30:15 | 显示全部楼层
非常感谢,我拿走了
发表于 2008-10-8 13:33:09 | 显示全部楼层
太谢谢楼主了,很好的东西
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-3 14:55 , Processed in 0.074897 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表