在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9193|回复: 15

[求助] 2分频器的失真问题

[复制链接]
发表于 2012-5-1 22:41:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近设计一个频率综合器,VCO输出为需要频率的2倍,经过2分频产生正交信号给Mixer用。2分频器用CML结构,由于该输出给Mixer用,因此幅度要求较高,VCO的输出幅度原本是很高的,这样2分频输出后的失真比较厉害(从时域波形上看),但是其仿真相位噪声比VCO输出处还是要好几个dB,请问这个从时域上看到的失真会对Mixer的性能造成影响吗?进一步讲,这种用来产生正交信号的2分频器在设计时,要注意哪几个指标?发现很多论文都提及用2分频产生正交信号,但都没有对该2分频电路进行详细的介绍。如有相关论文,将会感激不尽。
发表于 2014-4-18 10:38:16 | 显示全部楼层
回复 3# scpuke

你好,请问你所指的input frequency sensitivity curve这项,是怎么仿真的?小弟刚入门。
  

仿真软件

仿真软件
点哪里进行仿真?
发表于 2012-12-14 15:03:18 | 显示全部楼层
回复 14# scpuke


    我想请问下,有没有见过用4个latch做正交二分频的结构,相比用两个的有什么优点啊。
发表于 2012-5-8 12:37:32 | 显示全部楼层
回复 4# luckyhunter

产生正交信号跟用tspc没有丝毫关系;常用两个方法产生正交信号:polyphase filter、高倍频除2或除4
如果用除2的方法产生,divider实现方式可以是:CML、TSPC、C2CMOS,甚至mux搭latch都可以——选哪个看信号频率/功耗/面积等因素。
发表于 2012-5-7 20:52:25 | 显示全部楼层
建议楼上加大预估负载的电容值,连线几十个f? 不知道你怎么估算的? LO buffer本身就是功耗最大的地方,基本省不下来的。
 楼主| 发表于 2012-5-3 22:07:31 | 显示全部楼层
回复 7# bananawolf


   谢谢。我的混频器输入端负载大约80f,连线负载应该也在几十个f,依据这个,我加大CML分频器的偏置电流,似乎还是可以驱动这些负载,给Mixer的幅度也是可以满足要求的,是不是这样就可以不加buffer了?我正在仔细仿真这种情况。
发表于 2012-5-3 20:08:43 | 显示全部楼层
.13工艺下2G左右的分频器用cmos逻辑应该是没问题的
发表于 2012-5-3 17:01:07 | 显示全部楼层
CML 90nm也很常见啊
发表于 2012-5-3 16:03:37 | 显示全部楼层
回复 3# scpuke


    那现在点13工艺下2G左右的分频用什么结构呢??不用cml??用tspc??
发表于 2012-5-3 16:01:42 | 显示全部楼层
回复 6# bananawolf


    为什么说tspc的结构不要用了??你说的问题具体是哪些啊??有什么文献说到你说的问题吗??
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-13 06:00 , Processed in 0.029671 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表