在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: rsjia

[求助] 为什么上电时NMOS漏极瞬态电压比电源还高?求大佬指点

[复制链接]
 楼主| 发表于 2024-4-22 09:29:05 | 显示全部楼层


zhangyp 发表于 2024-4-20 18:09
是不是因为Cgd的寄生电容造成的影响,上电的时候,MOS的D端被上拉到电源电压,但是MOS的G端被拉高的慢一点 ...


这么分析我存在两个疑问:
1.为什么MOS的D先到电源电压?电阻很大,电源通过电阻到D应该会比较慢吧;
2.假设你的分析是正确的,那么该过冲电压在理想情况下的最高值应该是2*VDD吧;但是我增加电阻到1G,MOS的L增加到50um,过冲电压有超过2*VDD,附图中加上了电阻电流。 2.png

发表于 2024-4-22 13:53:31 | 显示全部楼层
正好碰上一样的问题,解决啦
 楼主| 发表于 2024-4-22 15:43:17 | 显示全部楼层


xm123 发表于 2024-4-22 13:53
正好碰上一样的问题,解决啦


大哥,你是怎么解决的,是电路设计本身的问题还是工艺库的问题呢?
发表于 2024-4-25 11:46:54 | 显示全部楼层


rsjia 发表于 2024-4-22 15:43
大哥,你是怎么解决的,是电路设计本身的问题还是工艺库的问题呢?


和你遇到一样的问题,是栅极电容耦合过去电压的原因,是这个电路本身的问题,我这边调整上电顺序可以避免。栅极你要不给个单独的电压控制,在VDD上电完成后,再给栅极的电压
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-7 02:41 , Processed in 0.028429 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表