在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 856|回复: 9

[讨论] 如果用到时钟的下降沿会有什么影响???

[复制链接]
发表于 2024-4-10 10:27:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如果用到时钟的下降沿会有什么影响???

大部分代码都用上升沿,少量使用下降沿,会对sdc综合STA后端有什么影响啊??
发表于 2024-4-10 14:33:56 | 显示全部楼层
看要跑到什么频率,以及时序约束是否到位
发表于 2024-4-10 15:52:39 | 显示全部楼层
如果要求时钟的占空比为50%左右,上升沿和下降沿都可用
 楼主| 发表于 2024-4-11 09:46:29 | 显示全部楼层


774110102 发表于 2024-4-10 14:33
看要跑到什么频率,以及时序约束是否到位


时序约束跟只用上升沿的有什么不同
 楼主| 发表于 2024-4-11 14:00:26 | 显示全部楼层


CHN_LJF 发表于 2024-4-10 15:52
如果要求时钟的占空比为50%左右,上升沿和下降沿都可用


时序约束有什么特别主义的地方??会不会影响STA???
发表于 2024-4-12 13:03:53 | 显示全部楼层
特别注意的地方就是需要确认define_clock的时候,真实的clock的duty cycle。如果只用一个沿,duty cycle关系不大,但是用了2个沿,那么duty cycle就非常关键。比如设置的duty cycle是50%,但是实际的是40%,那么你STA sign off没有问题,但是芯片回来可能就不满足timing。
发表于 2024-4-15 16:35:44 | 显示全部楼层
插SCAN chain需要注意,需要把降沿触发器穿在尽可能靠前的位置
发表于 2024-4-22 16:42:19 | 显示全部楼层
scan模式下,最好把所有负沿时钟用mux切换成正沿
发表于 2024-8-29 10:01:01 | 显示全部楼层


scutlee 发表于 2024-4-11 14:00
时序约束有什么特别主义的地方??会不会影响STA???


sdc定义时钟的时候,就可以规定其占空比。比如: create_clock -name sys_clk -period 40 -waveform {0 20} [get ports CLK]

上述{0 20}这样的定义就是50%占空比。{0 10}这样的就是33%占空比,高电平占1/3。后端PR会读sdc文件,就知道时钟是怎样的了。
发表于 2024-9-3 15:22:22 | 显示全部楼层
用到时钟下降沿对时序约束有一定程度影响,首先最容易理解的是两个相反的沿驱动触发和采样,导致该时序路径的约束更紧(原本是一个cycle变成了半个cycle)。上升沿和下降沿所经cell带来的延迟不同。如果与其他同步时钟路径有交涉,相位关系会发生变化,导致工具推断的最恶劣约束不同。 用set_clock_uncertainty -rise_from/fall_from -fall_to/rise_to对同一个时钟的duty cycle进行约束。另外就是dft插扫描链选择edge mix模式时的实现区别。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-27 21:50 , Processed in 0.020211 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表