在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: ic初学菜鸡

[求助] 顶层drc的LUP.1/.2/.3/.5的错误

[复制链接]
 楼主| 发表于 2023-6-9 21:23:43 | 显示全部楼层


wingofray 发表于 2023-6-8 08:44
I2C的话,P管N管分开放,加双保护环,而且关键的要做好drain extension(DCP),并同时增加silicide block ...


谢谢回答,我是串了一个电阻到PAD
发表于 2023-8-24 09:56:48 | 显示全部楼层
AAIO是什么
发表于 2023-9-15 23:10:52 | 显示全部楼层
楼主,问题解决了吗?
发表于 2023-10-23 17:20:28 | 显示全部楼层
AAIO 有没有具体的定义 ?
发表于 2024-1-24 18:48:05 | 显示全部楼层


ic初学菜鸡 发表于 2023-6-9 21:23
谢谢回答,我是串了一个电阻到PAD


楼主 我也遇到你的全部问题了,在不改动底层cell的情况下,你是采用的在外部接电阻?这个电阻具体要怎么操作?
发表于 2024-5-17 17:11:50 | 显示全部楼层
哈哈哈已经过去一年了,现在回复可能没什么用了,可能是PMOS的Guardring没有打在NWELL里面
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-27 20:31 , Processed in 0.017457 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表