|
|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
×
一时心血来潮,使用CortexM0-DesignStart,分别移植到Altera的Cyclone IV CE115和Xilinx的Kintex7-420T上,均使用32Kx32Byte的两块Memory,16个GPIO、一个UART、SED调试、一个PLL。前者工具Quartus 10.0,后者工具Vivado 2018.2,下两图是两种FPGA最终资源:
Altera Cyclone4CE115
Xilinx Kintex7-420T
Altera Cyclone4CE115,提示:一共使用LE为8629个,其中组合逻辑使用8339个,时序逻辑使用2885个,使用memory为1,048,576bits,使用IO共22个,使用1个PLL。
Xilinx Kintex7-420T,提示:使用LUT为5826个(等价组合逻辑);使用FF为2724个(等价时序逻辑),使用BRAM为32个(每个BRAM为36Kbits),使用IO共22个,使用1个MMCM。
|
|