马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
在高性能的32位嵌入式SoC设计中,几乎都是以ARM作为处理器核。ARM核已是现在嵌入式SoC系统芯片的核心,也是现代嵌入式系统发展的方向。 ARM处理器核作为基本处理单元,根据发展需求还集成了与处理器核密切相关的功能模块,如Cache存储器和存储器管理MMU硬件。这些基于微处理器并集成这些 IP核的标准配置的IP核的标准配置的ARM核都具有基本CPU的配置,这些内核称为CPU核。 Cache存储器的基本作用是满足处理器核的指令和数据宽带需求,因此Cache组织与特定微处理器需要紧密结合。在SoC设计中,Cache的目的是降低CPU核对外部存储器宽带的需求,使片上总线能够承受指令与数据的高速传输。如果直接与AMBA总线连接,高性能ARM处理器核的执行速度要稍快于ARM7TDMI,因此通常采用告诉局部存储器或Cache。 存储器管理MMU也是一个复杂的系统功能,需要与微处理器核紧密结合。它可以是一个完全基于转换的系统,也可以是一个简单的保护单元。ARM CPU核作为单个IP核集成了ARM处理器核、Cache、MMU,通常还集成有AMBA接口。 凌阳教育,专注嵌入式人才培养13年,完善的培养方案,强大的师资,合理的课程安排,成功从小白蜕变为嵌入式工程师。想了解凌阳教育,或者获得更多嵌入式学习资料的免费下载,请点击www.sunplusedu.com访问凌阳教育官网 |