在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4367|回复: 3

比较器仿真

[复制链接]
发表于 2007-4-12 10:35:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我在设计一个动态锁存比较器,当时钟为高时,复位,当时钟为低时,比较;
但是在我加了时钟脉冲后,再加输入脉冲,结果输出只是对应于输入脉冲的第1个值,好像我的脉冲输入没有架上,不知是为什么
我的输入及时钟如下
vip ip 0 pwl(0ns 1.8v 60ns 1.8v 61ns 0v 189ns 0v 190ns 1.8v 200ns 1.8v)
vclock1 latch1 0 pulse(1.8v 0v 10ns 1ns 1ns 99ns 200ns)
vclock2 latch2 0 pulse(1.8v 0v 10ns 1ns 1ns 99ns 200ns)

我用的是同一时钟,同一输入,另外一输入端接固定参考电压
发表于 2011-1-9 15:04:14 | 显示全部楼层
这个王表中的激励信号看不懂!
发表于 2011-1-10 00:47:06 | 显示全部楼层
n年的帖子没人回
发表于 2019-10-6 11:17:11 | 显示全部楼层
把前一时刻值泄放掉
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-12 21:48 , Processed in 0.017540 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表