在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9048|回复: 4

[求助] 动态比较器的设计

[复制链接]
发表于 2013-2-26 14:42:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
捕获.PNG
本人新手,最近要做一个12bit的SAR ADC ,当模拟输入电压范围为0-1.16V时,比较器的共模输入范围要为0-1.16V吧,看到比尔做了个12bit SAR ADC时用了上图的比较器,请问那个比较器怎么达到所需共模输入范围啊?还有当clock2变为高电平(复位时),由于时钟馈通效应会使下面两个nmos的栅极电压产生很大的突变,请问如何解决?谢谢!
发表于 2013-2-26 22:17:52 | 显示全部楼层
输入共模不需要信号摆幅这么大吧。有几个问题有点不太清楚。
1、预放大采样信号被采至CK2的NMOS开关导通电阻两端,导通电阻既不能太大(否则负阻超过正阻,直接导致采样时就latch了),也不能太小(否则预放大增益太小,增加亚稳态概率)。
1、Input stage和Flip flop之间没有开关,在正反馈过程中(即CK2=0),会不会继续受到输入信号的影响而导致比错。特别是在输入极接近,latch刚开始翻转的初始的一段时间。
2、Reset时(即CK2=1),Flipflop是四个NMOS二极管相接,输出在中间电平,会不会导致此时SR latch输出有误。
 楼主| 发表于 2013-2-27 10:10:07 | 显示全部楼层
捕获.PNG 回复 2# etiet
谢谢!又看了一下需要实现的ADC,比较器的共模输入范围只需0至Vref/2就足够了,是吧?还有,在复位(CLK2=1)时,CLK1是不应该为0,这样SR锁存器是处于锁存状态的,不会误触发吧。CLK1和CLK2的脉宽和周期对比较器的功能影响大不大,这两个时钟信号该如何考虑啊?
发表于 2015-8-20 14:44:59 | 显示全部楼层
请问楼主,你做的这个12bit sar的采样率大概多少呢?最近也在搞12bit的sar
发表于 2020-7-9 11:20:11 | 显示全部楼层
12位高端啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-14 07:15 , Processed in 0.022993 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表