在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3775|回复: 5

有关Verilog仿真时序问题

[复制链接]
发表于 2005-12-29 10:52:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
近来我用Verilog写了一个小程序大概结构如下:
module mypro
input
output
reg a,b;
initial
always
  begin
   #5 task1;
   #5 task2;
  end
task task1
   a=1;
endtask
task task1
   b=0;
endtask
endmodule
我想问一下大家在进行仿真时,程序执行的顺序是一个怎样的情况?

发表于 2006-5-19 19:30:07 | 显示全部楼层

有关Verilog仿真时序问题

程序开始执行时,所有function block(always,initial。。。)同时执行,在单个
block中,根据你写的时序要求执行。
一般的,block assign按顺序执行,noblock assign并行执行。
发表于 2006-5-30 11:56:57 | 显示全部楼层

有关Verilog仿真时序问题

你用的是什么仿真器?
发表于 2006-9-9 15:34:39 | 显示全部楼层
在MODELSIM上试验一下就知道了
发表于 2006-9-12 15:25:36 | 显示全部楼层
initial 只是执行一次 同时调用 task
发表于 2009-11-3 16:43:22 | 显示全部楼层
task 很少用啊!!1
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 08:30 , Processed in 0.032196 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表