|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
最近做一分频器,输入是一个1.44g的时钟,2分频为720M,在对720M进行12分频为60M,
输出分别是1.44g,720M,60M的时钟,后端怎么做来保证这三个输出时钟的skew最小呢,
目前约束是这样加的,对720M,60M时钟设置 Generated Clock,
将三个时钟输出端口分布设置成 stop pin ,
在设置target skew 进行约束,
这样能进行一定的优化,有没有更好的办法? |
|