在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 1771|回复: 1

[求助] 跪求大仙指导cic抽取滤波器仿真输出信号总为0?

[复制链接]
发表于 2012-3-19 16:43:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用xilinx的核实现3阶2倍抽取cic滤波器(代码参考<无线通信的matlab和FPGA实现>103页),在modelsim中进行时序仿真,输出波形总为0?一下为测试文件
              module test;
// Inputs
reg clk;
reg clk1;
reg reset;
reg [7:0] x_in;
// Outputs
wire [7:0] y_out;
// Instantiate the Unit Under Test (UUT)
cic3 uut (
  .clk(clk),
  .clk1(clk1),
  .reset(reset),
  .x_in(x_in),
  .y_out(y_out)
);

initial
begin
  clk=0;
  clk1=0;
  reset=1;
  x_in=8'b0000_0000;

end
always@(posedge clk)
begin
     x_in<=x_in+1;
end
always #100 clk=~clk;
always #200 clk1=~clk1;
endmodule
但是波形输出总为0,是逻辑问题,还是激励不对?
发表于 2012-3-20 11:15:08 | 显示全部楼层
是不是reset有问题?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-9 01:03 , Processed in 0.021098 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表