在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2458|回复: 2

[求助] CTS的时候clock source认不对的问题

[复制链接]
发表于 2012-3-6 10:04:53 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在Astro中做CTS的时候,有一个clock是由内部的一个clk_gen模块产生的,这个时钟用作其他几个模块的时钟输入,在网表中大致是这样的结构:

module top(...);
        clk_gen (..., .clkout(clk), ...);
        A (..., .clk(clk), ...);
        B (..., .clk(clk), ...);
        C (..., .clk(clk), ...);

如果把clock定义在clk_gen的port上边,如get_pins [clk_gen/clk_out],在CTS的search clock nets的时候,不会找到对应的clk这条net,而是找到了A模块里边这个时钟经过一个MUX之后的一条net,A模块中其他的DFF或者B、C中连到clk上的DFF的CK端也都被认为是clock source。如果把clock source定义在clk_gen这个模块内部的一个cell的输出pin上就没有问题了,请教一下各位,Astro中是怎么search clock net的?为为什么定义在逻辑的port上有时候会出错,有时候却没有问题?

这个问题困惑我很久了,非常感谢...
发表于 2012-3-6 11:32:09 | 显示全部楼层
我没用astro,我一开始就用的icc,但我知道astro在定义时钟的时候是不支持hierarchy,只能定义在leaf cell的pin上,用icc就不会有这个问题了
 楼主| 发表于 2012-3-6 12:17:56 | 显示全部楼层



麻烦问一下这个“知道”有没有相关的文档可以参考,我想知道工具是怎么search net的,谢谢~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-22 02:50 , Processed in 0.017001 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表