在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2112|回复: 3

[求助] violating paths的问题

[复制链接]
发表于 2011-11-28 15:32:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
set up mode 的violating paths一直解决不掉,并且全是reg2reg的,hold mode没有。求教问题可能出在哪里?
发表于 2011-11-28 15:40:03 | 显示全部楼层
1.是不是false path,比如从一个clock domain到另一个clock domain.
2.clock有没有create 正确,这条path是不是真的1个cycle.
3.reg2reg之间的组合逻辑实在是太长了,工具没有办法综合满足你条件的电路.
 楼主| 发表于 2011-11-28 15:43:24 | 显示全部楼层
非常感谢
发表于 2011-11-28 17:52:30 | 显示全部楼层
修setup的方法不多,下面几种:

1) size cell,看是不是弱驱动引起的,比如一个1X cell drive一个12X cell,当然差,
2) transition 引起的,因为transition是向下传播的,如果第一个差,后面也好不了,
而且差的transition 会引起很大的cell delay, 可以增加buffer来解决这个问题,
3) swap to LVT , if possible,这个是对于90nm以下的design,可用lvt 来提高timing
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-14 05:03 , Processed in 0.016161 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表