在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3989|回复: 4

[求助] 有图有真相!metal1 和 metal2 连接的不好,不知为啥?

[复制链接]
发表于 2011-6-24 15:10:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 chris_li 于 2011-6-24 15:20 编辑

蓝色: metal1
红色: metal2
白色: via12

第一张图不含via12,可以明显看出左下方metal1 和 metal2 的overlap 区域很小,不足一个via大小。版图中这样的情况很多, 截取一个如图所示:
M1_M2.jpg


第二张图显示via12后, 明显看出来了。
M1_M2_V12.jpg

请问大大, 如果约束这种overlap啊? 在哪里约束呢? LEF吗? 怎么约束?
发表于 2011-6-24 15:22:43 | 显示全部楼层
有route的选项,via inside pin ,具体命令得看是什么工具。另外,就算这样,也没问题
发表于 2011-6-24 16:27:55 | 显示全部楼层
有可能是标准单元做的不好
发表于 2011-6-25 07:46:00 | 显示全部楼层
同意樓上    或  rount pitch 不對  ??
发表于 2011-6-25 11:18:09 | 显示全部楼层
via1定义孔的pitch 与metal2定义的pitch不一致,或者你的cell size不在pitch.
大概是你们自己开发的stand cell library.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-13 11:32 , Processed in 0.017029 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表