在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3317|回复: 7

为何延时减少了?

[复制链接]
发表于 2009-12-2 19:44:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我做一个接口的时序,用chipscope抓取的图如下:

图中的DIORn和DIOWn两个信号的低电平持续时间是用同一个计数器模块来实现的,给的计数器的参数相同(即计数时长相等)。我设置的延时大概是300ns左右,做功能仿真时各段低电平保持时间都满足条件,然而综合实现后烧到FPGA中,用chipscope观察,左边的两段低电平持续时间却只有230ns左右了。按理说加上寄存器、布局布线等延时后低电平的持续期应该大于等于300ns才对啊,怎么会比300ns小呢?!!
是否与综合设置和综合器有关?因为我每综合一次后低电平变短的位置有可能不同了,我用的是ISE自带的综合器
时序.JPG
发表于 2009-12-3 11:19:53 | 显示全部楼层
chipscope的采样时钟是多少?
 楼主| 发表于 2009-12-3 14:02:48 | 显示全部楼层
2# pptiger
是系统时钟吧?100M的
发表于 2009-12-3 14:47:52 | 显示全部楼层
那个后面的长约300ns的延迟是怎么出来的?和前面的短延迟机制一样吗?
发表于 2009-12-3 16:17:49 | 显示全部楼层



这就很奇怪了,居然相差7个时钟周期?我最开始还有点怀疑是组合逻辑引起的,看来不是。LZ可能的话,把代码贴上来吧。。。
 楼主| 发表于 2009-12-3 17:05:38 | 显示全部楼层
4# williamloo
用的是相同的计数器模块实现的
发表于 2009-12-4 10:59:17 | 显示全部楼层
ghfhfgjfgjfgjfg
 楼主| 发表于 2009-12-8 09:32:49 | 显示全部楼层


DIORn和DIOWn的生成电路和ChipScope都位于同一FPGA吗?
liuzhenyu73 发表于 2009-12-7 12:46


不太明白您的意思。我的程序都是在一块FPGA里跑的。chipscope不也是在FPGA里插入一个核,用内部的ram资源来存储观察信号吗?您的意思是否是最好将chipscope的ILA核放另一块FPGA里?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-25 20:31 , Processed in 0.030201 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表