在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2987|回复: 7

请问IDE(ATA)硬盘引脚的逻辑电平是多少?

[复制链接]
发表于 2009-11-27 10:01:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有些文献中说IDE硬盘引脚的逻辑电平是TTL的,而我在ATAPI协议中没有找到,不知是否属实,如果真是TTL的,我使用的是xilinx的vertex4系列芯片做的开发,在设置端口电平时选择了LVTTL(因为找不到TTL的,如下图所示),是否还满足要求呢?
IO standard.JPG
发表于 2009-11-27 11:30:24 | 显示全部楼层
电平的定义在协议第4章有讲的,应该归于5V TTL一类。对于FPGA来说,将其IO类型设成LVTTL或LVCMOS33在电平协议上都是能满足要求的,但是这款FPGA不能兼容5V输入,5V的信号输入有可能对其造成损坏,最好在外面加能承受5V输入的接口芯片转换一下。
 楼主| 发表于 2009-11-27 15:39:34 | 显示全部楼层
2# mj1029
你用过IDE的协议吗?不知道你看到协议是什么版本,好几个协议的第四章都没有啊:
ATAPI-3:
ATAPI-5:
ATAPI-7:
atapi-3.jpg
atapi-5.jpg
atapi-7.jpg
 楼主| 发表于 2009-11-27 15:50:41 | 显示全部楼层
atapi-5中的第四章倒是有个electric characteristics,不过里面讲的看不太懂:
atapi-5_chap4_1.JPG
atapi-5_chap4_2.JPG
atapi-5_chap4_3.JPG
atapi-5_chap4_4.JPG
发表于 2009-11-27 21:52:20 | 显示全部楼层
上面的Table3不就是你要的东西吗?输入电压>2V,表示逻辑1,电压<0.8V,表示逻辑0;而输出逻辑1时,电压>2.4V,逻辑0时,电压<0.5V。这就是TTL电平的规定值,你查一下FPGA的LVTTL电平定义是不是也是这样的?
发表于 2009-11-27 22:58:39 | 显示全部楼层
你是不是要做一个SD卡控制器啊
 楼主| 发表于 2009-11-28 09:41:29 | 显示全部楼层
5# mj1029
我是要开发一个硬盘接口控制器。查了一下电平标准:
TTL:
      Vcc:5V;VOH>=2.4V;VOL<=0.5V;VIH>=2V;VIL<=0.8V。
3.3V LVTTL:
      Vcc:3.3V;VOH>=2.4V;VOL<=0.4V;VIH>=2V;VIL<=0.8V。
LVTTL逻辑电平标准的输入输出电平与5V TTL逻辑电平标准的输入输出电平很接近,但是在v4系列芯片中,LVTTL逻辑支持的最大输入高电平是3.45v(见下图)
看来我只有再做个转接板了。我程序调了段时间没什么结果,不知道是不是这个原因。也不知道FPGA芯片是不是已经损坏了,有没有什么好的方法做下测试啊?
lvttl.jpg
发表于 2009-12-21 15:25:09 | 显示全部楼层
加我QQ277971459.我也正在做这方面的东西,可以交流一下撒
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 10:52 , Processed in 0.021629 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表