在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2023|回复: 5

关于时序约束

[复制链接]
发表于 2009-11-3 07:57:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位,在综合或者后端,输入的input delay,output delay都是针对输入输出管脚,那么对于模块或者系统内的中间信号呢?工具是自己根据库工艺参数进行优化?那么内部的优化有没有裕量啊?由于工艺的偏差,又怎么保证内部信号的时序对呢?
发表于 2009-11-3 08:40:57 | 显示全部楼层
参考PVT
 楼主| 发表于 2009-11-3 09:30:22 | 显示全部楼层
发表于 2009-11-3 10:08:15 | 显示全部楼层
set_critical_range可以设定冗余。
通过对clock的约束,也可以加margin。
STA的时候再加上OCV。
发表于 2009-11-3 13:40:03 | 显示全部楼层
你DC不设margin?STA的时候只用一种corner?
发表于 2009-11-6 15:40:44 | 显示全部楼层
那些时序约束都是针对current design设置的
一般情况下都是top-down的综合策略,
current design里面的信号你不用管啊,DC给你弄好
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 08:37 , Processed in 0.017745 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表