在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 5336|回复: 12

[求助] 如何加快系统仿真速度

[复制链接]
发表于 2023-4-4 17:56:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
rt,芯片除了模拟部分还内置了一个20M的振荡器,结果TOP仿真起来非常慢,用hspice 多进程仿真也无效。我试着把20M振荡器拿掉,速度可以明显加快。请问还有什么解决办法吗?先谢了。
 楼主| 发表于 2023-4-6 09:23:29 | 显示全部楼层
自己顶一下
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-4-6 15:24:04 | 显示全部楼层


   
david_reg 发表于 2023-4-6 09:28
如果只是功能验证可以考虑试试如下办法:
用理想脉冲源或veriloga模块代替osc;如果其它电路只用到20MHz时 ...


谢谢,理想脉冲源试过,只要仍然是20MHz的信号,仿真速度就仍然很慢。用veriloga模块替代,是要用数模混合仿真吗?这个是不是得安装一些必要的软件?我之前没有操作过。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-4-6 15:32:29 | 显示全部楼层


   
ExpectoPatronum 发表于 2023-4-6 12:19
不知道为什么回答没有显示出来,再写一遍
可以单仿振荡器的tran,将输出波形保存为vcsv文件;在仿TOP的时候 ...


谢谢,请问这个振荡器的输出如何接入其他模块,比如我要用振荡器作为另外模块的输入信号,时序上怎么和其他输入源同步呢?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-4-7 11:23:44 | 显示全部楼层


   
ExpectoPatronum 发表于 2023-4-6 15:46
vpwlf的输出就是振荡器的输出,楼主可以先试试vpwlf,就能理解了。


谢谢告知,学会了使用vpwlf。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-17 08:28 , Processed in 0.016630 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表