在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 3466|回复: 7

[原创] 讨论:sram和rom这些同步模块,在ClockGating中是如何被处理的???

[复制链接]
发表于 2010-10-27 15:05:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
大家好,如题的问题,有大侠想过吗?
我们平时在clockgating的时候,关注的都是寄存器,那么设计中别的类型的时钟同步单元,例如ram和rom,工具是如何处理它们的时钟呢?

按照我的理解,工具应该有能力处理,因为ram,rom等同步单元的时序和触发器非常相似,几乎一样,gating的原理也是讲得通的,那么实际情况是怎样呢,研究过的大侠讲讲吧。
 楼主| 发表于 2010-10-28 13:20:38 | 显示全部楼层
我们讨论需要时钟的ROM和RAM :), 静态RAM是不需要一直保持时钟的,因为它不需要刷新
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-22 04:48 , Processed in 0.019649 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表