在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 484|回复: 1

[求助] fractional N PLL功能改善

[复制链接]
发表于 2025-9-11 16:04:04 | 显示全部楼层
1.请检查PLL输出频谱,观察是否如你所说无论DSM输入多少,都是396MHz。
2.你说的类似sin波的行为应当是DSM的输出周期性导致,不会是问题的原因。
3.请检查受DSM控制的分频器的平均分频比是否如你所期望的,如果不符合,请检查DSM输出以及分频器是否正确分频。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-13 08:48 , Processed in 0.704409 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表