在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 1373|回复: 6

[原创] PLL在瞬态建立过程出现很大波动

[复制链接]
发表于 2024-11-19 11:01:56 | 显示全部楼层
本帖最后由 tanborui123 于 2024-11-19 11:47 编辑

大小电容之间电荷重分配就这样子啊,而且你大的电流管子的栅极接的是串联RC的中间,瞬态建立时就算有小电容,那一点应该也有一定的IR drop? 一般很少见这样子接的PLL,这看上去是想实现dual loop?
回复 支持 反对

使用道具 举报

发表于 2024-12-16 09:36:32 | 显示全部楼层


   
srj915 发表于 2024-12-13 18:25
你好,请假一下这种是出现了什么问题:
SS 低温低压的corner下,PLL设定最高频率(960MHz)就会出现在频率 ...


先验证你的分频器看看吧
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-17 06:23 , Processed in 0.011663 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表