在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 4664|回复: 16

[求助] 求助!!!脉冲同步器

[复制链接]
发表于 2022-11-17 20:02:16 | 显示全部楼层 |阅读模式
悬赏100资产已解决
一个快时钟域的脉冲信号,其宽度只有快时钟域的一个周期的长度,现在需要将该信号同步到一个相对较慢的时钟域,如果要求不能在快时钟域将脉冲信号展宽,并且同样采用双寄存器同步,该如何实现?
 楼主| 发表于 2022-11-18 09:12:33 | 显示全部楼层


   
西门村村 发表于 2022-11-17 20:23
采用fifo存储转换


fifo需要读写两个时钟吧,而且单bit
回复

使用道具 举报

 楼主| 发表于 2022-11-18 09:14:01 | 显示全部楼层


   
coolbear2021 发表于 2022-11-18 08:47
可考虑采用异步的方式实现展宽寄存器,比如用快脉冲做为展宽寄存器的时钟(或复位),然后再做同步的方式实 ...


用脉冲作为寄存器的时钟会产生毛刺,并且不好约束时钟啊
回复

使用道具 举报

 楼主| 发表于 2022-11-18 10:42:58 | 显示全部楼层


   
haimo 发表于 2022-11-18 10:28
是不是可以用移位的方式
快时钟:clk_k, 快时钟脉冲:pos_k
慢时钟:clk_m


意思就是只使用慢时钟,没有快时钟
回复

使用道具 举报

 楼主| 发表于 2022-12-7 18:23:33 | 显示全部楼层


   
黑桃ACE 发表于 2022-11-24 21:35
定义一个1bit的信号y,y在脉冲信号为高的时候翻转,使用两级同步器将y同步到慢时钟域,然后在慢时钟域下做 ...


这样应该会漏掉一个脉冲信号吧
回复

使用道具 举报

 楼主| 发表于 2022-12-7 18:24:22 | 显示全部楼层


不知为何,这里加载不出来
回复

使用道具 举报

 楼主| 发表于 2022-12-12 15:11:07 | 显示全部楼层


   
黑桃ACE 发表于 2022-12-7 21:26
上升沿和下降沿都做检测,比如时钟域跨越后打了两拍的信号为a1,a2则脉冲信号p = a1 ^ a2; ...


你这个应该也可以
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-18 08:37 , Processed in 0.015808 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表