在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 3365|回复: 11

[求助] GPIO共漏输出的N管漏端和输出端接了个小电阻的作用是啥?

[复制链接]
发表于 2023-12-7 13:42:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
想问一下有大神知道图中R1的作用是啥,规格书上写了低电平输出电流是在3.2-40mA的,且低电平电压不超过0.5V,这个R1严重限制了低电平的驱动能力,不知道能不能删掉。。。
8413c8d99645a5d815c57c422495c4d.jpg
 楼主| 发表于 2023-12-8 10:02:10 | 显示全部楼层


   
spartan313 发表于 2023-12-7 15:35
ESD 需求的话 100Ohm 也还行


没大明白,这个电阻跟ESD有啥关系啊。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-12-8 15:25:57 | 显示全部楼层


   
kevin531904 发表于 2023-12-8 10:14
计算下管击穿时候的电流,然后乘以这个防ESD的电阻阻值,就会在电阻上产生这么大的压降,对应的下面NMOS电 ...


谢谢哥,我还想问一下如果说规定了这个IOL也就是低电平输出电流要驱动40mA,那么我这个电阻最起码要改成10欧姆以下,这个值科学吗
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-12-8 15:26:54 | 显示全部楼层


   
esbwong 发表于 2023-12-8 11:10
R1 -> N MOS 每一 drain 加小电阻是用来平衡下管击穿时ESD current flow


谢谢,我再去阅读下ESD知识。。。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-12-11 09:08:48 | 显示全部楼层


   
kevin531904 发表于 2023-12-9 14:01
考虑把下管NMOS做大,同时做成总线(N整数)的形式,电阻也是对应总线形式,这样每一个单独的 NMOS上串联 ...


好的好的 ,真心谢谢,旁边确实是有GGNMOS做ESD的,强
回复 支持 反对

使用道具 举报

 楼主| 发表于 2023-12-18 16:56:39 | 显示全部楼层


   
kevin531904 发表于 2023-12-9 14:01
考虑把下管NMOS做大,同时做成总线(N整数)的形式,电阻也是对应总线形式,这样每一个单独的 NMOS上串联 ...


老哥您好,您知道底下的NMOS驱动管为什么要按照ESD RULE的画法去画吗?用ESD RULE画法的话,要不要在漏级上加SAB层啊。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X 关闭广告

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-10-16 23:52 , Processed in 0.019711 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表