在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
[资料] PrimeTime Lab 200809  ...23456 fort2121 2010-8-24 5112361 辛中臣 2017-12-6 12:04
[资料] 【CIC资料】Basic Cadence Lessons  ...2 eeplus 2013-2-7 115478 vlsinaresh 2017-12-6 03:41
[资料] Altera 开发板参数 zhimingliqiang 2017-11-16 12203 zhimingliqiang 2017-12-5 16:40
[资料] xilinx ise14.4 license  ...2 aaaa942124 2013-4-2 186330 ranqi 2017-12-5 09:24
[资料] xilinx ise14.4 license  ...23 aaaa942124 2013-4-2 2310461 ranqi 2017-12-5 09:22
从Ambit逻辑综合到Silicon Ensemble布局布线  ...23 nbuzs 2008-3-22 2310445 zxtq 2017-12-4 15:51
[资料] SOC_encounter,Design compiler(DC)  ...23456..12 253577147 2016-4-7 11019405 QQben 2017-12-4 14:10
台湾清华大学集成电路设计概论讲义  ...23 peterc478 2007-3-20 227258 colindeng 2017-12-3 21:27
[原创] chipscope使用简明流程 - [阅读权限 1] wgod 2017-2-6 52980 caobaolong 2017-12-3 16:49
[原创] 裂纹 medicine(лекарство) for Aldec ActiveHDL v9.3  ...23 zxw227ekat 2013-12-19 2910096 zywtttt 2017-12-3 15:44
【MIT Press 2008 新书】Design Concepts in Programming Languages  ...23456 benemale 2008-10-13 5112404 jimcmwang 2017-12-2 16:48
[讨论] 不能在modelsim的官网下载modelsim软件 yuanwolf2008 2012-11-21 38750 yifug12 2017-12-2 10:54
[原创] ★新书上架☆Quantifying and Exploring the Gap Between FPGAs and ASICs  ...23456..7 benemale 2010-7-17 6718347 jimcmwang 2017-12-2 08:13
[资料] MATLAB r2009a 破解文件  ...2 Navyfield 2010-3-31 129075 joshcheng 2017-12-1 10:00
[资料] Vivado学习历程之Vivado2016.1安装流程  ...2 韩辰 2017-2-28 145201 henry9926230 2017-11-30 22:34
[转贴] 用Verilog(FPGA)实现USB源代码-PCB下载站.rar  ...23456..14 yuch1981 2010-1-16 13032228 aqwtyyh 2017-11-30 20:59
[原创] TimeQuest使用步骤(my_conclusion).pdf  ...23456 bsliu2008 2010-4-8 5815556 星垂晓雾 2017-11-30 17:15
[原创] chipscope应用详解  ...23 qinzhanao 2016-1-10 236614 dreamfly123123 2017-11-30 11:29
[原创] 华为静态时序分析与逻辑设计.pdf  ...23456..9 bsliu2008 2010-4-8 8622045 wcddv123 2017-11-29 23:03
[资料] 哪位大神有modelsim 6.6d的软件啊 DZ泽通 2017-5-12 52016 jerryyau 2017-11-29 10:05
[资料] Xlinx推荐FPGA Frontiers  ...234 flyersky 2017-3-7 307700 henry9926230 2017-11-28 18:59
Design Vision User Guide(synopsys dc图形化界面)  ...23456..13 lurong 2007-11-4 12230834 ICMTK 2017-11-28 15:03
[资料] 图像识别处理器大牛Hoi-Jun Yoo学生论文合集(PhD Thesis)比文章详细 vlsi1217 2013-8-25 73876 zhangdq 2017-11-27 15:19
emacs 重传  ...23 blackwave 2004-11-25 288091 fengjiajie123 2017-11-27 14:53
[资料] uvm1.0 EA edalearner 2010-6-4 84634 ranqi 2017-11-27 11:28
Synopsys代码风格  ...2 wapoca 2009-6-2 124535 xiaoyisimonguo 2017-11-27 09:17
[资料] Visio 教程  ...23 fl_5588 2011-7-7 297452 花涛 2017-11-26 22:50
[讨论] 基于verilog的dds 985888406 2014-5-24 93727 dreamfly123123 2017-11-26 15:18
[求助] 求一篇JSSC 2005 6月文章 rocket_wang 2017-11-24 12516 小楓 2017-11-25 17:25
[资料] Cadence NC-Verilog Simulator Help v8.2, Add v9.2  ...23456..9 bestwonbin 2009-6-28 8824811 下雨天的脚步 2017-11-25 11:14
[资料] Mentor Graphics HDL-Designer 2012 - Tutorial  ...2 JoyShockley 2014-12-6 145044 dreamfly123123 2017-11-24 17:28
[资料] 单片机资料 关关 2017-11-24 02086 关关 2017-11-24 16:41
[求助] 谁有HDL Designer2015的使用教程,分享一下 林缘 2017-8-14 33257 tongpiaoliang 2017-11-23 15:04
[资料] Quartus_Prime_Standard_Pro_16.1下载地址与破解 erizen 2017-11-10 12877 dragon0301 2017-11-23 15:03
发书《DigitalIntegratedCircuitDesign》 kong2008 2008-12-19 62570 sdc 2017-11-23 06:24
下一页 »

快速发帖

还可输入 120 个字符
您需要登录后才可以发帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-4 10:17 , Processed in 0.040379 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部 返回版块