在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2420|回复: 34

[求助] 高速ADC的input buffer

[复制链接]
发表于 2023-12-14 17:03:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在研究高速ADC的input buffer,发现论文大多使用较传统的source follower,外加旁路电容,提供电流回路,以提高线性度。我想问这种结构的好处是什么呢,相比于push-pull和FVF,或者说,为什么不用后两种结构?可能我看的论文还不够多,有点以偏概全,求大佬指点一下!


                               
登录/注册后可看大图

 楼主| 发表于 2024-1-17 20:55:37 | 显示全部楼层
顶一下
 楼主| 发表于 2024-1-17 20:56:34 | 显示全部楼层
目前在做一个高速的input buffer,输入频率2GHz,但是SFDR始终很差,达不到论文的性能,
如图,在输入端加入了一个变容mos管,论文里面讲,这个变容器上的电容的电压两端变化相位和输入信号相反,达到补偿线性度的作用。
但是我仿真下来,感觉效果不是很好,或者说没有效果。
 楼主| 发表于 2024-1-17 21:02:12 | 显示全部楼层

                               
登录/注册后可看大图

 楼主| 发表于 2024-1-17 21:06:46 | 显示全部楼层
屏幕截图 2024-01-17 210247.jpg
发表于 2024-1-18 13:31:13 来自手机 | 显示全部楼层
你用了大信号吗
发表于 2024-1-18 13:32:01 来自手机 | 显示全部楼层
很好奇这个能做到2g
 楼主| 发表于 2024-1-18 16:23:51 | 显示全部楼层


icdane 发表于 2024-1-18 13:32
很好奇这个能做到2g


是用的低压管,但是VDD=2.5V,GND=0V,输入共模电压1V,小信号就是摆幅700mv的正弦信号,是全差分结构
发表于 2024-1-18 19:28:42 | 显示全部楼层
我之前也是对着论文的结构和尺寸设计电路,结果从来没能成功达到过论文的性能,几次之后就再也不这么干了。
 楼主| 发表于 2024-1-18 21:47:22 | 显示全部楼层


nanke 发表于 2024-1-18 19:28
我之前也是对着论文的结构和尺寸设计电路,结果从来没能成功达到过论文的性能,几次之后就再也不这么干了。 ...


我倒也不是一定要对着他的尺寸照搬,我就是想复现一下,顺便再改进,结果我现在性能远远达不到,而且论文里面的补偿感觉很玄学,不懂为什么他能提高性能,话说大佬现在都是咋设计的呀
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-3 23:13 , Processed in 0.051210 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表