ET创芯网论坛(EETOP)

找回密码

  登录   注册  

搜帖子
汽车电子资料大全(下载奖励300信元)
查看: 157|回复: 6

[求助] fpga 高速信号

[复制链接]
发表于 2019-10-12 10:47:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有帐号?注册

x
假设现在FPGA内部有两个高速信号完全相同,有一个很小的相位差,该如何获得一个如c信号(拓宽也行)的输出信号?
直接相与或者其他逻辑操作是不是lut无法满足这么高的精度,如果不行,有其他什么办法吗?




图片2.png
发表于 2019-10-12 17:38:10 | 显示全部楼层
这两个信号就是异步信号,应该现在同步处理,然后做逻辑运算输出。
回复 支持 反对

使用道具 举报

发表于 2019-10-12 18:01:20 | 显示全部楼层
如果是synchronous design, 不能/不可以這麼設計.
如果您只是想實驗, 可以試試把 signal A 送到FPGA output pad, 再從另ˋ一個FPGA input  進到module當成 signal B. 多少有點DELAY 效果.  
回复 支持 反对

使用道具 举报

 楼主| 发表于 2019-10-14 14:41:39 | 显示全部楼层


   
qptom 发表于 2019-10-12 17:38
这两个信号就是异步信号,应该现在同步处理,然后做逻辑运算输出。


我需要的就是两个信号有个相位差(可控的),然后得到可控的信号
回复 支持 反对

使用道具 举报

 楼主| 发表于 2019-10-14 14:43:34 | 显示全部楼层


   
thjan65 发表于 2019-10-12 18:01
如果是synchronous design, 不能/不可以這麼設計.
如果您只是想實驗, 可以試試把 signal A 送到FPGA output ...


我想要的就是得到宽度可控的脉冲信号,做完逻辑运算就直接输出
回复 支持 反对

使用道具 举报

发表于 2019-10-17 15:55:05 | 显示全部楼层
感觉楼主的思想就是错的。。不是这么做的。  你弄这么个信号,算是哪个时钟域的? 后续怎么使用?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2019-10-21 10:00:26 | 显示全部楼层


   
y23angchen 发表于 2019-10-17 15:55
感觉楼主的思想就是错的。。不是这么做的。  你弄这么个信号,算是哪个时钟域的? 后续怎么使用?  ...


后续直接输出啊。。说我思想错就扯了,我已经实现了。就是想提高信号质量
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐上一条 /4 下一条

关闭

小黑屋|关于我们|联系我们|ET创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2019-11-18 17:21 , Processed in 0.059301 second(s), 10 queries , Gzip On, Redis On.

Powered by Discuz! X3.4

© 2001-2017 Comsenz Inc.

快速回复 返回顶部 返回列表