在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2602|回复: 9

[求助] 關於PLL的除數設計問題

[复制链接]
发表于 2018-7-25 13:21:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大大您好
小弟最近在学习设计PLL
我应用的频率范围是200M~400MHz
然后我的设计是先震荡出400M~800MHz后
在去除2以达到接近50%的duty cycle
其中我所需要的除数有 6.7.8.9.10.11.12 这些
在网路上查阅许多资料后
仍然找不到该用何种除频器
想请各位高手仍否为我解惑
谢谢!!
发表于 2018-7-26 20:13:18 | 显示全部楼层
二三除频级联就可以分出这些频率来
发表于 2018-7-27 17:42:43 | 显示全部楼层
有可编程分频器,常用的有pulse Swallow 结构还有二三分频器级联结构
 楼主| 发表于 2018-7-27 23:55:21 | 显示全部楼层
回复 3# liuzc_


我有想过使用pulse swallow,但是其除数为(N + 1)* S + N *(PS)= N * P + S,其中N采用您所说的/ 2/3的预除电路(故N = 2),这样一来倘若我需要6〜12,那么势必小号需要是0〜6,可是P的部分又需大于S,所以才不知道该如何设计,还请您指教!!
 楼主| 发表于 2018-8-3 20:15:11 | 显示全部楼层
求版上高手解答QQ
发表于 2018-8-6 17:17:46 | 显示全部楼层
回复 4# mm369932tw
那你可以试试2/3分频器级联的结构 ,对于N级可以 实现2^N~(2^N+1)-1范围的分频,我现在做的pll就是采用这种结构。WX:WL1241753539
发表于 2018-8-15 16:39:41 | 显示全部楼层
我收到你的微信添加了,但是我这里一直验证不通过,添加不成功,我也不知道怎么回事,希望你已经解决了你的问题,可以给你推荐一篇JSSC的文章,作者Cicero S.2000年的。
A family of low power truly Modular programmable dividers in standard 0.35 um CMOS technology
发表于 2020-5-27 16:13:28 | 显示全部楼层
liuzc_大大

請問有paper可以down load嗎?
发表于 2020-6-13 00:50:00 | 显示全部楼层
如果速度不是很快的話,可以用counter設計 n+1 divider
发表于 2020-6-15 10:18:29 | 显示全部楼层
paper補上

IEEE_JSSC_A family of low power truly modular programmable dividers.pdf

147.67 KB, 下载次数: 7 , 下载积分: 资产 -2 信元, 下载支出 2 信元

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 02:25 , Processed in 0.025484 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表