在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4381|回复: 7

[求助] 请教create_generated_clock的问题

[复制链接]
发表于 2017-8-17 17:08:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
找不到设计中需要分频的端口咋办
767:Error: Value for list 'source_objects' must have 1 elements. (CMD-036)
766:Warning: Can't find object 'dig/inst_clock_reset_core/o_clk_8mhz' in design 'dig'. (UID-95)
GUI似乎显示全部被打平了

create_generated_clock -name o_clk_8mhz -source  i_clk_16_mhz -divide_by 2  [get_pins dig/inst_clock_reset_core/o_clk_8mhz]
发表于 2017-8-17 17:45:17 | 显示全部楼层
RTL里把时钟定义点直接调用buffer并set_dont_touch。DC和ICC之后这个点一直保留,就不会出现你上面的尴尬了
发表于 2017-8-18 06:48:38 | 显示全部楼层
回复 1# edmilson28

   不知道是不是计数器分频,如果是,那你指到计数reg的leaf CK pin就可以了。看你get_pin的格式,看着像是module pin,这样不好,如果cts阶段有inv,那这样会有问题吧
.   楼上说的对,clock gen用到的一些cell(gater, 一些reg)直接例化并donttouch会比较好。
 楼主| 发表于 2017-8-18 09:31:04 | 显示全部楼层
回复 2# 杰克淡定


    恩恩,谢谢。RTL目前不允许改动
 楼主| 发表于 2017-8-18 09:31:45 | 显示全部楼层
回复 3# sdlyyuxi

    谢谢啦
    内部是计数器没错,可要求不能改。只能当module来看。。。
发表于 2017-8-18 17:15:48 | 显示全部楼层
时钟定义在hier pin 上不好
发表于 2021-11-15 06:12:21 | 显示全部楼层
如果不能动RTL, 只能把这些语句加到PNR的sdc里面, 因为这个时候已经syn已经例化了所有cell, 但是还是推荐2, 3楼做法
发表于 2021-11-16 20:22:28 | 显示全部楼层
直接修改netlist, 在原定義為 clock的後方插入clock buffer. 然後修改sdc,  將clock 指到clock buffer輸出.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 21:57 , Processed in 0.023049 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表