在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: zhujihan

[求助] 为什么电源线上的ESD 不希望有太低的holding voltage?

[复制链接]
发表于 2016-12-28 15:36:38 | 显示全部楼层
发表于 2017-1-6 21:38:51 | 显示全部楼层
高手如云呐!!!
发表于 2017-1-13 13:18:02 | 显示全部楼层
都是大神呀!   受教了
发表于 2017-5-15 14:46:41 | 显示全部楼层
回复 19# zhukh

想请教个问题:    在芯片外部加旁路电容的情况下,芯片不易出现大电流现象。但是在去掉旁路电容的情况下,容易出现大电流。所以我分析是芯片的电源纹波触发了esd工作,其中Vh没设计好致使了大电流的发生,那么此时的latch-up是Vh跟芯片的正常工作电压比较 还是跟纹波的尖峰进行比较?
发表于 2017-5-15 14:50:18 | 显示全部楼层
回复 19# zhukh


    如果要做tlp测试,那么我现在要做的两个pin的test,一般测试的片子数要为多少,结果才可靠。测试中是用正脉冲还是负脉冲,二者有什么区别,对测试结果的tlp波形有什么影响?
发表于 2017-5-15 16:33:19 | 显示全部楼层
学习了,但对ESD还是不怎么懂,有没有哪位大神有一些推荐材料的呢?
发表于 2017-7-17 07:59:04 | 显示全部楼层
不错的内容,谢谢大家
发表于 2017-8-19 16:09:52 | 显示全部楼层
回复 34# 451968344


   你这个应该是纹波peak触发了snapback的电压,因此没有旁路电容滤波时,电流比较大。
发表于 2017-8-22 23:27:31 | 显示全部楼层
Vhold电压是栓锁结构的压降,而不是电源电压,当栓锁发生的时候Vhold=VDD-VSS,增大Vhold的话,就降低了LATCHUP触发的可能,换个理解的方式就是通过钳位PNP和NPN两个发射极电压使它处于截至状态.
发表于 2018-6-29 17:20:30 | 显示全部楼层
好帖,赞
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 14:07 , Processed in 0.020491 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表