在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: slq402

[求助] PLL时钟输出到片外

[复制链接]
发表于 2017-3-18 21:31:24 | 显示全部楼层
回复 18# slq402


    对的。
 楼主| 发表于 2017-3-19 11:26:52 | 显示全部楼层
回复 21# 派大星


    那请问,分频输出之后的时钟用来测试相噪,带宽和噪声与不分频输出的测试结果一样吗?
发表于 2017-3-24 10:14:46 | 显示全部楼层
带宽不会有什么区别,但是分频后相燥会变好,整体下移20*log(N),N为分频比。楼主可以思考一下原因。
发表于 2017-3-24 10:22:09 | 显示全部楼层
回复 20# slq402

提示一下,五管运放带宽够吗?占空比是如何决定的?我倒是没见过用这种结构进行转换的,至少在高速应用中。楼主可以多看看其他结构。
 楼主| 发表于 2017-3-24 19:17:22 | 显示全部楼层
回复 24# 派大星
谢谢您的提醒~
电平转换的结构是否还是采用交流耦合比较多呢?感觉这个结构受PVT影响很大。
发表于 2017-3-24 22:25:39 | 显示全部楼层
回复 25# slq402

不知道你的速度和你电平要变多少,我跑2GHz的clock是用ac couple的方法去做的;100MHz的时候是5管那种,不过要根据占空比,因为占空比差太多,高电平的输出可能翻不过来
发表于 2017-3-28 19:51:43 | 显示全部楼层
回复 25# slq402


    交流耦合是很常用的一种,没问题。你也可以研究下有没有别的解决方案。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 00:27 , Processed in 0.018588 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表