在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 11300|回复: 14

[求助] 如何分析这个电阻型DAC?

[复制链接]
发表于 2016-9-12 23:49:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 wjx197733 于 2016-9-12 23:57 编辑

求大家帮忙分析一下如下图所示的DAC吧,这个电路跟allen写的《CMOS模拟集成电路设计》讲的不太一样,自己推导不出公式:
IMG_20160912_233805.png
IMG_20160912_233333.jpg
发表于 2016-9-13 15:53:44 | 显示全部楼层
本帖最后由 fuyibin 于 2016-9-13 16:01 编辑

每一个电流源接入的节点等效电阻都是2/3R
输出端电压是每个电流源连接点的2^n的分压(b0~b6),
b7开始电阻梯结构变了,没有分压,但是电流源开始按照2^n
b0的电流源似乎不对,不应该是2*I0,应该是I0
切记每个电流单独推导,再进行叠加,这是线性系统
这个DAC的优点是current source 和resistor ladder相互分担了2^0~2^9 的权重
如果只用current source,那电流镜跨度太大,b0:b9=1:512,匹配也不容易做好
这种结构就是速度慢了点
回复 支持 反对

使用道具 举报

 楼主| 发表于 2016-9-13 21:22:20 | 显示全部楼层



您好fuyibin,您说的是对的,b0对应的时I0,不是2*I0

不过您的解释我还是不太明白,您有什么资料提供一下吗?谢谢!
回复 支持 反对

使用道具 举报

发表于 2016-9-14 08:56:57 | 显示全部楼层


   
您好fuyibin,您说的是对的,b0对应的时I0,不是2*I0

不过您的解释我还是不太明白,您有什么资料提供 ...
wjx197733 发表于 2016-9-13 21:22



没有资料,我就是看了你画的结构,自己动手算了一下
这是个R-2R ladder,就是电阻并联-串联网络,中间任何一个节点,
向左看等效电阻是2R,向右看等效电阻也是2R,再加上到地的2R,就是3个2R并联
建议你还是耐心的算一算,其实非常简单
回复 支持 反对

使用道具 举报

 楼主| 发表于 2016-9-14 13:41:18 | 显示全部楼层
本帖最后由 wjx197733 于 2016-9-14 13:44 编辑

根据fuyibin的提示,自己推导了一下公式,不知道正确与否,还希望大家指点一下: IMG_20160914_083312.gif 无标题.png
回复 支持 反对

使用道具 举报

 楼主| 发表于 2016-9-14 14:00:29 | 显示全部楼层
感觉还是不对,请看下图的公式4-9,书名叫做《CMOS DATA CONVERTERS FOR COMMUNICATIONS》。我的计算结果好像多了一个1/3
无标题.png
回复 支持 反对

使用道具 举报

发表于 2018-11-8 18:43:14 | 显示全部楼层
回复 支持 反对

使用道具 举报

发表于 2018-11-14 07:51:02 | 显示全部楼层
看上去不错啊
回复 支持 反对

使用道具 举报

发表于 2020-10-11 18:31:47 | 显示全部楼层
楼主这个和书上的不一样吧
回复 支持 反对

使用道具 举报

发表于 2020-12-18 13:15:55 | 显示全部楼层
没错,书上的bl估计就是1/3
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-10-4 00:40 , Processed in 0.021570 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表