在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2928|回复: 5

[求助] 问一个fn pll里面pfd输入的问题

[复制链接]
发表于 2016-7-13 21:42:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在采用delta-sigma调制技术的小数锁相环里,为了消除小数杂散,一般的方法会有,FIR滤波,DAC补偿,还有高阶调制器等等。
但是有一个比较有意思的问题就是PFD的两个输入。

我们知道在传统整数型锁相环里,PFD的两个输入为参考(或者其分频信号)以及分频器输出信号。但是在小数型锁相环里,分频器输出与参考信号并不完全同相位,而是存在一个随机的偏差。

各位在设计小数型锁相环的时候,是如何解决这个问题的啊?

希望不吝赐教。O(∩_∩)O谢谢
发表于 2016-7-14 12:57:37 | 显示全部楼层
这不是个问题
 楼主| 发表于 2016-7-14 13:19:12 | 显示全部楼层
回复 2# lwjee


   为啥?
发表于 2016-7-15 15:57:12 | 显示全部楼层
回复 3# danglang


    因为 FNPLL 中pfd的输入信号本来就是有偏差的呀,最简单方便的是靠LPF去完成进一步滤波的...
你想想 VCO的输出频率,divider之后的频率,还有 输入参考频率它们的关系
发表于 2016-7-15 15:59:05 | 显示全部楼层
突然想到,好像还有一种方法可以满足你 pfd 两个输入信号间相位差较小的

VCO多相位输出,然后根据DSM的输出选择不同的相位送入Divider
 楼主| 发表于 2016-7-15 19:55:29 | 显示全部楼层
回复 5# priestszpku

嗯,是我想多了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 13:09 , Processed in 0.017342 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表