在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: superspy007

[讨论] mash111 sigma delta pll 问题求教

[复制链接]
 楼主| 发表于 2013-5-7 13:15:08 | 显示全部楼层
回复 10# scpuke


    多谢帮助,我按照你的思路试验一下,有问题再请教
 楼主| 发表于 2013-5-7 16:00:48 | 显示全部楼层
回复 10# scpuke

关于你说的验证方法,我还有两个问题
    1.关于DSM的仿真,通常我们是输入正弦波做fft看频谱的,但是这个输入是数字信号呀,我想可不可以这样我直接给一个一定周期的数字信号,然后直接在cadence里做dft,如果频谱正确的话就证明DSM设计正确。
2. 你说的关于divider 和DSM何时loading 分数分频的问题,没理解,我如何仿真观察出何时的loading time?
发表于 2013-5-8 11:28:56 | 显示全部楼层
回复 1# superspy007


    是将所有的输出与整数相加得到时事的分频比啊,有三位的~~
发表于 2015-5-22 16:20:58 | 显示全部楼层
回复 5# superspy007


   你好,我想知道这个问题是怎么理解的?谢谢!
发表于 2016-7-12 21:23:18 | 显示全部楼层
回复 10# scpuke


   你好,请教一个问题。
   为什么dms的时钟要选择divider的输出,而不能直接选择参考时钟?
发表于 2016-7-14 15:05:52 | 显示全部楼层



时序的问题:divider完成一次除N后,需要SDM更新下一个N值。用divider的输出时钟作为SDM的时钟,可以确保divider与SDM之间的数据交互时时序是正确的。
如果是参考时钟作为SDM的时钟,在PLL还没有锁定时,参考时钟与Divider输出时钟相位关系还不确定,那么divider去加载SDM的N值时是无法保证时序的,可能加载到错误的N值。
发表于 2016-9-24 21:26:00 | 显示全部楼层
回复 16# scpuke


    Scpuke果真大神,学习了。🤣🤣
发表于 2018-5-12 02:00:25 | 显示全部楼层
回复 16# scpuke


    學習了
发表于 2019-4-10 21:00:39 | 显示全部楼层


请问mash111的输出范围为什么是[-3:4]呀,怎么算的呀,我也觉得是【-2,3】呀。。。
发表于 2019-4-22 17:23:31 | 显示全部楼层


曾宝荣 发表于 2019-4-10 21:00
请问mash111的输出范围为什么是[-3:4]呀,怎么算的呀,我也觉得是【-2,3】呀。。。
...


Cn 0~1 , Cn(1-z-1)-1~1,Cn(1-z-1)2  -2 ~2
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-3-12 23:39 , Processed in 0.029794 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表