在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 7454|回复: 11

[求助] 2.4G 小数分频RFPLL的divider设计

[复制链接]
发表于 2016-6-1 16:10:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位专家,一直没弄明白2.4G 小数分频RFPLL的divider是如何设计的,晶振是16M。假设要出2401M频率,那么分频比例为150.0625,那么小数位得至少4位,整数位再加4-5位,我这理解对吗?
Sigma Delta 调制将什么噪声推到高频?什么时候又将其滤出了呢?
请高手指点。
发表于 2016-6-1 17:10:53 | 显示全部楼层
支持一下
发表于 2016-6-1 23:41:30 | 显示全部楼层
回复 1# hitision


   所谓的小数分频器或者分数分频器本质上还是一个整数分频器,但是它支持每个周期(分频后信号的“周期”)改变一次分频比。也就是说如果想分频150.0625,那么只要保证每16个周期中有1个周期是151分频,其余的15个周期是150分频就好了,这样平均下来就是150.0625。
   但是这么产生的16MHz时钟信号与晶振的16MHz时钟信号还是有区别的,显然前者会有更大的抖动,这个抖动就是额外引入的相位噪声。


   SDM的有用之处在于它引入的相位噪声有特定的频谱特性:低频偏处噪声低,高频偏处噪声高。这样很容易就可以用低通滤波器滤除大部分噪声功率,既实现了小数分频,又不会让额外引入的噪声明显恶化系统性能。
发表于 2016-6-2 09:05:36 | 显示全部楼层




   基本的教材都不看就开始bbs上开问了
发表于 2016-6-2 10:35:45 | 显示全部楼层
回复 3# 远上寒杉


   Thanks for your sharing.
mpig
 楼主| 发表于 2016-6-3 09:26:13 | 显示全部楼层
回复 3# 远上寒杉
多谢多谢,回答很详细,解释很到位。
 楼主| 发表于 2016-6-3 09:46:14 | 显示全部楼层
回复 4# syd-tek
有没有比较经典,讲得细一点的书或paper?
发表于 2016-6-7 12:18:39 | 显示全部楼层
回复 3# 远上寒杉


   还是攒的
发表于 2016-6-13 17:37:09 | 显示全部楼层
回复 7# hitision


   Frequency Synthesis by Phase Lock by William F. Egan   Advanced Frequency Synthesis by Phase Lock by William F. Egan
发表于 2020-1-19 16:32:19 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 21:22 , Processed in 0.021056 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表