在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3275|回复: 3

[求助] 栅氧击穿的问题

[复制链接]
发表于 2016-4-6 16:36:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位一个栅氧击穿的问题
我们目前用的是55nm的工艺,只有3.3V的IOMOS,和VGD<5V,VGS<2.5V的不对称LDMOS
但是电源电压需要支持到4.3V

电路中有一些用来做disable的PMOS很不好处理,若用3.3V的IOMOS,Vgs不能大于3.6V,但是电路中没有这个电压


这里想请教一个,栅氧的击穿电压和什么有关系呢?
3.3VNMOS Tox=61A,PMOS Tox=63.7A,,,是不是PMOS的栅氧击穿电压会比NMOS高一些?
若是将3.3V的PMOS的Vgs直接拉到4.3V,会有多大的risk fail?

谢谢!
发表于 2016-4-8 14:10:04 | 显示全部楼层
不会直接breakdown,但会严重影响芯片的reliability。
发表于 2016-4-18 20:54:23 | 显示全部楼层
同意。击穿结需要比工作条件大很多的电压直接电压击穿,或快速瞬态脉冲,比如ESD脉冲,在ns及熔化结。
发表于 2016-4-21 10:13:00 | 显示全部楼层
回复 1# zhangtaoqiqi


3.3V的器件工作电压就是3.3v,可以降低,但是不能升高,不然HCI,Gate oxide的可靠性都会出问题的。

针对你这个问题,还是建议看看LDMOS能不能满足需要。如果你的4.3v是加到drain上的,LDMOS应该可以满足你的需求的;
如果是加到gate上,55nm LG工艺应该无法满足你的需求了
。 因为需要增大gate oxide厚度了。

可以跟fab协商能不能给你设计这么一种器件;如果你们是fab的大客户,应该可以试一试,小客户就够呛了。毕竟开发一种新器件是需要
时间和不少钱的。fab不会为了一个小客户做这么麻烦的事情的。

FYI
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 12:20 , Processed in 0.017165 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表