在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: math123

[解决] 多晶硅电阻的第三端(衬底),该接VDD还是GND啊?

[复制链接]
发表于 2013-9-11 04:00:04 | 显示全部楼层



一般,信号参考VDD就结VDD,信号对地就接地。。。如果要求不高,就随便接。。。
发表于 2013-9-11 14:54:06 | 显示全部楼层
回复 11# ygchen2
你的解释正确
发表于 2014-11-5 16:16:36 | 显示全部楼层
我的天,这就解决了?没有人仿真过?就tsmcN28工艺而言,n掺和p掺的电阻接不同电位阻值的影响在40%左右。
发表于 2015-11-25 20:22:17 | 显示全部楼层
回复 6# hszgl


   我最近在做带隙基准,电路仿真时候,电阻的点三端悬空,可以得出很理想的温度系数,当有链接时候,相差太多!需要修改吗?版图第三端需要链接吗?心好累啊
发表于 2015-11-25 21:54:26 | 显示全部楼层
回复 14# 不用电费


    你用的什么电阻?
发表于 2015-11-26 13:37:31 | 显示全部楼层
回复 15# hszgl


   P+diff,我想了一下,画版图时候点三端就是衬底,电路图可以悬空
发表于 2016-4-12 09:44:46 | 显示全部楼层
我想问一下多晶硅是可以作为电阻的,吗、那么不同掺杂对其阻值会有影响吗?N掺杂和P掺杂对阻值的影响的原理是什么?是由于其内部的载流子不同吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 06:38 , Processed in 0.018674 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表