在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 11395|回复: 12

[求助] 关于PXIE背板设计,请高手指点

[复制链接]
发表于 2014-1-16 17:13:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在做了一个背板,有PXIE(X4)和PCIE(X4)的外围槽,PXIE外围槽只接了电源、  地 、 发送信号差分对(4对)、  接收信号差分对(4对)、PERST#、REFCLK+-但是将PXIE板卡的板卡插到我做的背板上,没有识别到未知设备;PCIE插槽是好的,可识别,请问PXIE还需要接什么信号吗?
发表于 2014-1-17 12:50:57 | 显示全部楼层
首先,关于PCI-Express系统的信号完整性问题导致的不能识别设备的问题先不讨论
发表于 2014-1-17 13:01:38 | 显示全部楼层
本帖最后由 innovation 于 2014-1-17 13:11 编辑

从您的描述来看,您似乎设计的是一个PXI-Express和PCI-Express混合背板,这种系统设计有一个常见问题,
1.在PCI Express Card Electromechanical Specification中,PCIE差分对定义为PETpx/PETnx和PERpx/PERnx,规范中规定系统板将PETpx/PETnx接PCIE Device的发送端,外围卡将PETpx/PETnx接PCIE Device的接收端;同时,系统板将PERpx/PERnx接PCIE Device的接收端,外围卡将PERpx/PERnx接PCIE Device的发送端。也就是说在设计PCIE系统时,母板或背板在PCIE差分对布线时不进行收/发交叉,直接将系统槽的差分对与外设槽的差分对按照PCIE的电气规范连通
发表于 2014-1-17 13:09:27 | 显示全部楼层
本帖最后由 innovation 于 2014-1-17 13:15 编辑

2.而PXI Express Hardware Specification中并未对PCIE信号差分对在背板上的路由模式作出显式规定,但是,PXI Express是基于CompactPCI Express规范的扩展,所以PXI Express产品首先需要遵照CompactPCI Express规范设计,在CompactPCI Express规范中规定yPETpx/yPETnx无论是在系统板还是外围卡都是接对应设备的发送端;yPERpx/yPERnx无论是在系统板还是外围卡都是接对应设备的接收端;也就是说,在CompactPCI Express规范中,背板需要进行PCIE差分对的收/发交叉
 楼主| 发表于 2014-1-20 12:36:55 | 显示全部楼层
非常感谢,我将TX和RX反过来接之后,能够查找到未知设备。
发表于 2015-10-13 09:07:55 | 显示全部楼层
回复 4# innovation


   2015-10-13_090652.png 2015-10-13_090721.png 你好,目前正在做PXIe的一个数据采集卡,我不确定PCIe的信号线连接是否正确。图片是我连接原理图,1PETP接到了FPGA的TX端,1PERP接到了FPGA的RX端,按照协议应该是这么接的,另一张图是PXIe规范里接插件信号定义。第一次做PXIe,不确定理解是否正确,希望得到你的解答,非常感谢!
发表于 2015-10-15 23:28:28 | 显示全部楼层
看你的图,能用/识别才是 鬼了,,,
建议下载个PCIe规范看一下
或者简单来说,你知道KEY前的那些PIN的意思是什么才可以用

想当年,10年以前,PCIe没有流行的时候我就把服务器的4x 信号弄出来接到INTEL的恶PCI-X桥上带了16个设备,,,intel 的PCIE- PCI-X桥就是牛,除了价钱不好,啥都好,,,跑题了
发表于 2015-12-14 17:02:54 | 显示全部楼层
回复 4# innovation
你好,在设计PXIe板卡时,如果使用FPGA自带的pcie IP核,硬件连接时,是不是需要将FPGA上的MGTTXN/P连接至PXIe机箱中的XJ3接插件的PETn/p,MGTRXN/P连接至PXIe机箱中的XJ3接插件的PERn/p?望指教!
发表于 2015-12-14 17:03:57 | 显示全部楼层
回复 7# chenylcyzg
你好,在设计PXIe板卡时,如果使用FPGA自带的pcie IP核,硬件连接时,是不是需要将FPGA上的MGTTXN/P连接至PXIe机箱中的XJ3接插件的PETn/p,MGTRXN/P连接至PXIe机箱中的XJ3接插件的PERn/p?望指教!
发表于 2015-12-14 17:04:36 | 显示全部楼层
回复 7# chenylcyzg
你好,在设计PXIe板卡时,如果使用FPGA自带的pcie IP核,硬件连接时,是不是需要将FPGA上的MGTTXN/P连接至PXIe机箱中的XJ3接插件的PETn/p,MGTRXN/P连接至PXIe机箱中的XJ3接插件的PERn/p?望指教!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-20 04:45 , Processed in 0.027151 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表