在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
查看: 2253|回复: 3

[求助] 关于FPGA与DSP通信的问题

[复制链接]
发表于 2015-8-19 17:02:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
我用FPGA建立了一个BRAM,用来与DSP交互数据。BRAM分为ab2个区,a区:DSP读,FPGA写;b区:DSP写,FGPA读。其中BRAM的数据总线连接到DSP的数据总线,现在的问题是,地址总线怎么办,DSP和FGPA好像无法做到独立操作地址总线了?请各位高手指点
发表于 2015-8-22 09:36:28 | 显示全部楼层
回复 1# sinT


   看你的意思,这个BRAM不是真双口RAM,所以a区端口不会同时出现读写的情况,那么在其中一个要占用端口的时候做一个地址选择即可。.end
回复 支持 反对

使用道具 举报

发表于 2015-8-22 18:52:44 | 显示全部楼层
用两个simple RAM 代替可否?
回复 支持 反对

使用道具 举报

发表于 2015-8-23 01:00:38 | 显示全部楼层
用两个SDP即可,TDP bram对于每一个区或者端口都是只能执行单次读或者写操作,类似与SDRAM。同时如果两个区共用一个地址,还会造成写冲突。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-14 22:52 , Processed in 0.022370 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表