在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2862|回复: 9

[讨论] 电源地干扰对基准模块输出的影响

[复制链接]
发表于 2015-5-26 11:01:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
RT 请教一个问题:从外部环境来讲,希望基准模块的电源、地是稳定的,但是soc中可能会存在干扰信号,一方面是如何减弱这些干扰信号,避免影响模块;另一方面,当干扰信号无法避免时,eg幅值为±10% VDD的正弦信号分别串联在电源地上时,如何保证输出基准的稳定性?求指点,多谢了!
发表于 2015-5-26 13:55:47 | 显示全部楼层
首先,这个干扰时无法避免的,只能尽量减小,要减小,第一是采用对这个干扰敏感度低的电路结构,第二,结构确定了,挂点电容吧。。。
发表于 2015-5-26 14:45:58 | 显示全部楼层
RC filter
 楼主| 发表于 2015-5-26 14:57:41 | 显示全部楼层
回复 2# 暮若幽荷


   试了个没有使用运放结构的电路,抗干扰能力提高了些,但是静态特性降了不少。有点儿折衷的意思。不知道是否乐意分享一下运放结构改善抗干扰的方式。多谢!
 楼主| 发表于 2015-5-26 14:59:58 | 显示全部楼层
回复 3# lwjee


   可能我没有把问题陈述的很清楚,您所建议的filter可以滤除较小的ripple,但目前的问题是,存在干扰的情况下,输出电压有所下降,特别是干扰信号频率超过反馈环路带宽的情况下。  多谢回复参与。
发表于 2015-5-26 15:24:47 | 显示全部楼层
发表于 2015-5-26 20:24:06 | 显示全部楼层
回复 5# lvxp

DC值相对于地发生了变化,你是这意思吗?
 楼主| 发表于 2015-5-27 09:12:41 | 显示全部楼层
回复 7# lwjee


   是的,地存在高频干扰信号(eg 300mV 10MHz sinwave)的情况下,输出基准电压与地的电压差出现了降低。
发表于 2015-5-27 21:49:53 | 显示全部楼层
回复 8# lvxp


   这个只能在电源地直接加电容了。这是由于BJT的非线性引起的
发表于 2015-5-29 11:10:41 | 显示全部楼层
这种现象是ground bounce,地弹跳。没有特别好的办法处理,尝试把bgr的地作为整个芯片的参考地吧。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 04:09 , Processed in 0.021221 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表