在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: kinglij

[求助] 数字版图如何做LVS验证

[复制链接]
发表于 2015-4-23 13:16:54 | 显示全部楼层
LVS DRC 用什么工具做的?
发表于 2015-6-18 08:48:41 | 显示全部楼层
学习了,谢谢
发表于 2015-12-26 16:56:22 | 显示全部楼层
如何merge standcell?
发表于 2016-3-14 09:55:25 | 显示全部楼层
学习了学习了
发表于 2016-9-11 15:01:24 | 显示全部楼层
学习了学习了
发表于 2017-9-11 19:23:01 | 显示全部楼层
我怎么没看到VNW VPW
发表于 2017-9-12 08:57:58 | 显示全部楼层
回复 21# ICSYS


   calibre
发表于 2019-3-16 11:02:19 | 显示全部楼层
图片上这个问题我出现过,原因是cal网表对应报错的几个cell没有电源和地的连接关系,打开网表,参照其它正常的cell依葫芦画瓢添加电源/地上纠结军了
发表于 2024-9-26 11:23:43 | 显示全部楼层
calibre应该怎么设置
发表于 2024-9-27 23:15:43 | 显示全部楼层
楼主有没有做过SMIC 350nm的工艺呢,同样遇到类似的问题了  
看不懂LVS的报告
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 04:28 , Processed in 0.021487 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表