在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4066|回复: 11

[求助] Xilinx的PLL问题

[复制链接]
发表于 2015-3-24 10:59:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我想将FPGA输出的信号跟输入信号的频率一致,相位相差90度。输入信号的频率是5KHz,输入信号需要先进行算法处理后,才能输入给PLL,请问可否使用PLL的原语去实现?
发表于 2015-3-24 12:08:37 | 显示全部楼层
xilinx的pll输入时钟有个频率范围,你看看你的5Khz在不在范围内
发表于 2015-3-24 14:58:13 | 显示全部楼层
5KHz,太慢了吧,用FPGA真是浪费……
 楼主| 发表于 2015-3-24 16:17:41 | 显示全部楼层
回复 2# xduryan
我看了Xilinx相关资料,针对于PLL的IP核设置里,输入范围都是MHz级别的,我不清楚PLL的原语对输入时钟信号要求。
 楼主| 发表于 2015-3-24 16:23:02 | 显示全部楼层
回复 3# pengpwn
这个PLL锁定只是处理的一部分
发表于 2015-3-24 16:53:40 | 显示全部楼层
回复 4# 求学求知


   一样的,IP核就是基于原语的,或者说FPGA设计实现时最后都是用Xilinx的原语实现的
发表于 2015-3-24 20:17:08 | 显示全部楼层
5KHz,不用PLL也能用吧……?
发表于 2015-3-24 20:26:05 | 显示全部楼层
回复 7# rocketqq


   弄个计数器就行
发表于 2015-3-24 21:42:50 | 显示全部楼层
回复 4# 求学求知


   5K应该锁不住,PLL是硬核,是资源,原语,调用ipcore 本质是一样的
 楼主| 发表于 2015-3-24 23:00:55 | 显示全部楼层
回复 6# xduryan

谢谢啊。这样PLL用不了,那就得自己构造PLL来调整输出的频率和相位与输入的一致了,工作量得大大加大了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 16:04 , Processed in 0.021514 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表