在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6698|回复: 12

[求助] 两块FPGA之间并行数据传输

[复制链接]
发表于 2015-1-23 14:12:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 qianyuji 于 2015-1-23 14:13 编辑

需要实现两块FPGA之间的8位并行数据传输,用什么握手协议比较好呢?想请问一下各位的建议。这两块FPGA使用的时钟是36M的,同一个晶振产生。
除了8位数据线外,两块FPGA之间还有10根可供使用的线。
发表于 2015-1-23 14:36:27 | 显示全部楼层
回复 1# qianyuji


   将时钟和数据一起送给另一块FPGA,在用fifo同步。
 楼主| 发表于 2015-1-23 14:41:35 | 显示全部楼层
回复 2# polozpt

看了下,时钟是晶振输出经过了一个时钟BUFFER后,同时给两块FPGA的。另外,这两块FPGA之间传输的数据量较大,并且,数据传输是双向的。
 楼主| 发表于 2015-1-23 17:54:04 | 显示全部楼层
dd,求助
发表于 2015-1-23 21:16:35 | 显示全部楼层
将数据变为高速的查分信号,收发分开,加上时钟和数据有效标志
 楼主| 发表于 2015-1-23 22:19:20 | 显示全部楼层
其实我想自己定义一个握手协议,利用其它几根总线作为标志进行数据传输。
不知道这样可不可行。
另外,两个FPGA的时钟是同一个晶振通过时钟缓冲器输入的,所以它们之间的延迟应该不会太大,不知道有没有必要做同步,或者说怎么做同步。
发表于 2015-1-24 23:26:57 | 显示全部楼层
源同步的办法就可以,输出数据的同时,输出时钟和数据有效信号。
如果是低速的,50M以下,直接传就行了,如果是大于100M的高速信号,建议用差分信号传输,而且接收端加数据和时钟的相位调整模块,好调整由于PCB走线延时带来的相位不一致
发表于 2015-1-25 09:00:32 | 显示全部楼层
发表于 2015-10-26 21:01:16 | 显示全部楼层
楼主,你这个问题解决了么,我有个类似的问题问问你好么?非常感谢
发表于 2015-10-26 22:07:09 | 显示全部楼层
这个应该两边不会同时收发,应该是一边收时,另一边发送
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 05:26 , Processed in 0.023618 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表