在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: 尘下之尘

[求助] PLL中三阶环路滤波器第三阶RC如何设计

[复制链接]
 楼主| 发表于 2014-10-28 13:52:46 | 显示全部楼层
回复 9# christ0426

发表于 2014-10-28 14:11:06 | 显示全部楼层
ring VCO的带宽比较大,不适合SDM小数分频,如果PI可以。因为带宽很大,所以LPF的两个极点频率很高,滤波效果很差。
发表于 2014-10-28 14:12:30 | 显示全部楼层
回复 5# 尘下之尘


   有spur要知道是从哪里来的,二阶的LPF就可以做的很好,从来不用三级的,不能太盲目。
 楼主| 发表于 2014-10-28 19:45:05 | 显示全部楼层
回复 13# lwjee

dual-chp pll会不会参考杂散就是比单电荷泵PLL大呢?目前改成三阶LPF完全没什么效果让我很郁闷!
发表于 2014-10-28 21:51:32 | 显示全部楼层
回复 14# 尘下之尘


   应该不会
发表于 2014-10-28 21:55:28 | 显示全部楼层
做三级 其实意义不大
发表于 2014-10-29 14:23:26 | 显示全部楼层
回复 11# 尘下之尘


    我又来深圳了,啥时候去珠海找你?
发表于 2014-10-29 14:27:35 | 显示全部楼层



dual loop 的一路charge pump电流太小,容易造成很大的mismatch,最终就转化成的DJ也就是spur
发表于 2014-10-29 14:39:53 | 显示全部楼层


ring VCO的带宽比较大,不适合SDM小数分频,如果PI可以。因为带宽很大,所以LPF的两个极点频率很高,滤波效 ...
lwjee 发表于 2014-10-28 14:11



基于ring oscillator也可以做fractional-n的 synthesizer,带宽做的小是为了滤除SDM noise,但是浪费了很大面积
24MHz reference clock,把小数pll带宽做到500KHz以上,1MHz左右,size就可以减小非常多,而且可以减小ring osc的noise
这就是在trade off pll noise和SDM noise
发表于 2014-10-29 14:57:10 | 显示全部楼层
回复 19# fuyibin


   1MHz BW,REF24MHz,这样SDM的噪声很多,频率一直在动,phase Jitter几乎就是TVCO/N.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 20:50 , Processed in 0.026254 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表