在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3720|回复: 5

[求助] dft 时 PLL怎么处理?

[复制链接]
发表于 2014-9-19 11:11:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我想请问在设计中含有PLL,且需要测transition的时候,
各位是怎么实现在test mode下 PLL的输出clock为固定的?
对PLL input信号如何处理?

感谢分享~~~
 楼主| 发表于 2014-9-24 16:04:28 | 显示全部楼层
回复 1# juniorm


    我在test mode下在PLL的输入信号端自己增加MUX,用test_mode来做选择,
    使test mode下PLL的输出时钟为固定频率。
    但是在仿真的时候发现,tetramax产生的pattern,在不同vector的分界处PLL reference clock会有一段时间为低。
    这样导致PLL的输出会出现X,导致mismatch~~

    请各位帮忙给个意见~~ 感谢!!
发表于 2014-9-29 09:18:07 | 显示全部楼层
回复 2# juniorm


   CTS阶段    PLL  的 输入信号设置成exclude 即可              pll 输出的func 时钟和dft 的时钟经过mux 选择的        切换到dft mode 下面不需要管func 那一边的时钟的
 楼主| 发表于 2014-9-29 15:41:17 | 显示全部楼层
回复 3# xylyc521

我现在是想要测transition.
在dft mode时,是让PLL的输出clock经过一个分频,产生fast clk连接OCC的fast clk.
所以在dft mode下,即使经过MUX,也是要考虑PLL clock的。。
发表于 2015-1-6 16:13:17 | 显示全部楼层
回复 4# juniorm


    朋友,我现在也在研究OCC测试transition delay,遇到好多一些问题,朋友能够一起讨论讨论吧,交流一下经验,大家一起学习。
发表于 2022-8-17 22:20:07 | 显示全部楼层




pll boot-up 需要一定的时间才能输出稳定的func clk,然后这个func clk 会到OCC去,OCC output 就是scan clk。
你可以等pll boot up 结束之后再去跑test


您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 16:04 , Processed in 0.020452 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表