在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5526|回复: 14

[求助] 流水线ADC噪底过大

[复制链接]
发表于 2014-7-15 16:10:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大侠:        我用simulink搭建了一个14位理想的ADC,测试出来的结果发现噪底过大,请问是什么原因引起的噪底过大呢?还有我的理想模型有效位数只有12.8位,我是新手,请问这样的结果合理吗?右图是ADC的测试结果。谢谢
发表于 2014-7-16 09:30:53 | 显示全部楼层
看不到图,你测试的点够不够多? 为何你说搭了14位又说理想只有12.8,到底哪个是你的模型
发表于 2014-7-16 13:56:10 | 显示全部楼层
看不到图啊?
 楼主| 发表于 2014-7-16 15:45:34 | 显示全部楼层
回复 2# kwankwaner


   ,哦不意思,第一次上传图片没上传好。这个是我用simulink建的模型得到的结果。后来我又仔细检查了一下,把输入信号电压改成满幅信号后,采样8192个点,采样频率100MHz.有效位数提高到13.96位。后来又仔细检查了好多遍,都还没解决,怎样提高到14位呢。我采用的7级流水每级2.5位,最后一级是2位,经过延迟对齐后错位相加得到十四位数字输出。请指点迷津啊。再请教一个版主大哥一个问题,我看到一些资料上说测试ADC的输入信号fin=Fs*M/N.要满足这个关系。我的ADC就是根据这个模型来测试的,得到了上述结果。但是这个时候,传输曲线的结果又不对,当采用较小的输入信号频率时,传输曲线正确,但是得到的ADC的有效位数和SFDR结果却很差(只有4点几位和30多dB)。请问为什么会出现这样的情况?先谢谢版主大哥。
 楼主| 发表于 2014-7-16 15:49:23 | 显示全部楼层
回复 2# kwankwaner


   不知道为啥,我把图片上传了,完成后还是没有图片。 0013.png
 楼主| 发表于 2014-7-16 15:52:18 | 显示全部楼层
回复 3# liuycto


   多谢大哥。图片我上传了,如图 0013.png 。请大哥指点。谢谢。
发表于 2014-7-16 15:53:28 | 显示全部楼层
回复 4# trippa


    只有仿真的时候能够符合fin=Fs*M/N的条件,测试的时候要按datasheet中的频率来,结果要加窗

    频率小SFDR差可能是你原来频率大谐波在带外没算进来,频率小谐波在带内所以差,最好给个准确数字大家好分析,大小之类的词不好说。

    图还是不行
发表于 2014-7-16 16:37:51 | 显示全部楼层
回复 4# trippa

SNR当然和信号幅度有关系咯,需要归一化到 fullsacle
信号幅度小,但是noise是不变的,SNR自然就小了
 楼主| 发表于 2014-7-17 08:58:57 | 显示全部楼层
回复 7# kwankwaner

谢谢版主。我的采样频率为100MHz.理想输入信号频率为6.25MHz.满幅为:2V(-1~1V).实际输入频率fin=(100*511/8192)*1e6Hz.得到SNR=85.86 SFDR=111.32 SNDR=85.82 ENOB=13.96.在这种情况下传输特性曲线很差。不知是什么原因?。 0013.png
 楼主| 发表于 2014-7-17 08:59:44 | 显示全部楼层
回复 8# fuyibin


  谢大哥的指点。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 08:00 , Processed in 0.032906 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表