在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3044|回复: 3

[求助] [请问]这种情况怎么做dft设计?

[复制链接]
发表于 2014-6-4 15:31:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问这种时钟线上的单元怎么做dft设计来测它的SA(Stuck At) fault:

module ic (clk, in, out, clkout);
input clk,in;
output out,clkout;

invx1 inv1(clk,net1);
invx1 inv2(net1,clkout); // 一支时钟线直接输出至端口,不接reg/CK端
.....
bufx1 buf1(clk,clk_1);
regx1 reg1(clk_i,in,out);

......

endmodule

其中buf1的SA fault可以通过检查reg1来查。
但是inv1,inv2没有接reg负载,如何检查它们的SA fault?

是要增加可观性,插入scan_observ_reg来检查吗?
 楼主| 发表于 2014-6-8 20:25:27 | 显示全部楼层
自顶,求大牛指点~
发表于 2014-6-10 13:33:39 | 显示全部楼层
这个时钟是测试时钟的路径么?如果是的话就无所谓啊,有STUCK AT的话没时钟,没法工作啊。。
 楼主| 发表于 2014-6-11 17:39:00 | 显示全部楼层




    不是,这个时钟线不接触发器,线上接了个delay_cell(类似clk buf功能)然后直接输出。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 20:45 , Processed in 0.017216 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表