在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4830|回复: 4

[求助] xilinx block memory generator v2.7问题

[复制链接]
发表于 2014-3-26 10:20:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟刚进入CPU设计行业,最近在做一款ARM CPU,需要到FPGA开发板上仿真,需要替换CPU中RAM和ROM为开发板上仿真模型的RAM和ROM,开发板是xilinx ML510,使用xilinx 10.1 的Core Generoator生成单端口ram,仿真模型为BLK_MEM_GEN_V_2_7,参数有dina[31:0]、douta[31:0]、wea[3:0]、ena、addra[12:0]6个信号,但是连接上在仿真过程中当第一次ena为1,wea[3:0]为0时,下一个始终周期没有数据输出douta[31:0],导致后续读出数据均不正确。经过尝试,使用其他FPGA仿真模型可以正确仿真,就是这个不能得到正确结果。弄了好几天都没得到正确结果,请问有谁知道这个是什么问题么?
发表于 2014-3-26 21:52:23 | 显示全部楼层
用这个模块自带的仿真测试看看呢,应该不会是模块问题
 楼主| 发表于 2014-4-2 14:17:13 | 显示全部楼层
可能模块是没什么问题,就是输出延迟问题。希望它的输出延时时一个周期,但是在仿真过程中有5个周期的延时。
发表于 2014-4-2 18:38:39 | 显示全部楼层
首先检查ROM的生成配置  输入输出是否有寄存器  然后检查时序报告
发表于 2017-5-26 19:14:28 | 显示全部楼层
回复 3# breezee123

你好,想问下你的那个仿真问题解决了吗??我的也出现了,本来数据输出应该是只有一个时钟延迟的,但是不知道为什么要5个时钟之后才会出现想要的数据。如果你已经解决了,可以留个联系方式吗??想请教下
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 06:21 , Processed in 0.017795 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表