在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子

[求助] PLL 三阶滤波器 纹波1mV

[复制链接]
 楼主| 发表于 2014-2-25 13:09:18 | 显示全部楼层
回复 10# semico_ljj


   当我用二阶LPF的时候,开环相位裕度仿真结果显示 对应的0dB频率处的相位裕度,并非是最大值的情况,也就是说相位裕度的最大值对应的频率点要略小于0dB处的频率点,出现这样的原因是什么,怎么修正??求指导
发表于 2014-2-25 13:19:52 | 显示全部楼层
R1太大?
 楼主| 发表于 2014-2-25 13:29:55 | 显示全部楼层
回复 12# jiang_shuguo

目前采用二阶的LPF
在用Cadence仿真相位裕度时,0dB频率点所对应的相位裕度不是最大值,最大相位裕度对应的频率点要稍微小于0dB点对应的频率点,出现这样的原因是为什么?怎么修正
发表于 2014-2-25 14:26:42 | 显示全部楼层
回复 11# 薛定谔的太极拳

R1和R3 还有Ipump对文波都有影响!
发表于 2014-2-25 14:27:51 | 显示全部楼层
如果Ipump取值比较大,比如远大于10uA,甚至达到50uA以上,那么R1,R3就得小心选取
 楼主| 发表于 2014-2-25 14:41:12 | 显示全部楼层
回复 15# semico_ljj


   我来试试
发表于 2014-2-26 09:49:31 | 显示全部楼层
你能否先说一下整体结构?你用dsm做fd了?干嘛要用三阶LPF?只要ref够纯净~是没有必要用3rd LPF的~而且你没有开环根图~纹波频点也不知道~问题根本没法确定的啊~
 楼主| 发表于 2014-3-2 21:59:17 | 显示全部楼层
回复 17# 暴君


   我本想是让第三阶极点处于高频处,从而抑制一些VCO的相位噪声,关于dsm和fd,大神指的是什么?小弟菜鸟。。。。。
发表于 2014-12-18 22:22:10 | 显示全部楼层
delta-sigma modulator
frequency divider
发表于 2014-12-18 23:09:46 | 显示全部楼层
理解。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 06:20 , Processed in 0.020542 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表