在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 19005|回复: 42

[原创] PCB寄生电感对LDO稳定性的影响

[复制链接]
发表于 2014-2-19 22:31:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
之前设计的LDO,在紧邻LDO芯片输出管脚处就有一个外接1uF的电容,经过一段PCB走线后,送给负载,在负载之前还有一个1uF的电容。现在为了节省成本,把临近LDO输出管脚处的电容给去掉了,这个时候PCB走线的寄生电感对稳定性产生了很大影响,引进了一对共轭零点,导致LDO带宽扩展,PM下降甚至为负。怎么解决这个问题呢?
无标题.png
无标题.png
发表于 2014-2-20 08:58:18 | 显示全部楼层
除非重新设计,否则再把电容移回去
 楼主| 发表于 2014-2-20 10:45:55 | 显示全部楼层
回复 2# jiang_shuguo


    要降低成本,只能把这个电容拿掉,保留负载端的电容。只能重新设计了。可是,目前我只能想到通过压低LDO带宽,把寄生电感所引入的零点置于带宽外。有没有更好的思路呢?请指教!
发表于 2014-2-20 11:30:54 | 显示全部楼层
外接Cap的LDO 对PCB走线没有这么敏感吧?
你设计的带宽多大?
发表于 2014-2-20 14:20:11 | 显示全部楼层




    PCB走了多长的线?为何不把负载的电容移到LDO输出的位置,你的负载是什么东西?
 楼主| 发表于 2014-2-20 16:00:20 | 显示全部楼层
回复 4# semico_ljj


    PMU芯片,给基带供电,走线长度大约50mm/0.2mm,这个长度没法再缩小了。
 楼主| 发表于 2014-2-20 16:00:57 | 显示全部楼层
回复 5# jiang_shuguo


      PMU芯片,给基带供电,走线长度大约50mm/0.2mm,这个PCB走线长度没法再缩小了。
 楼主| 发表于 2014-2-20 16:02:52 | 显示全部楼层
回复 4# semico_ljj


    LDO带宽大概1.8MHz左右吧,PCB走线50mm/0.2mm,根据PCB工程师提供的寄生参数,这么长的走线引入了20nH左右的ESL,200m左右的ESR。
发表于 2014-2-20 16:20:18 | 显示全部楼层
PMU模块电流突变会在20nH电感上引起瞬间高压电压,这个高压不高于PMU的耐压就好,但要注意latch up。输出电容稳在靠近PMU,不会有上述问题,但是你LDO在重载时会由于寄生而振荡。这个你可以权衡下:要知道PMU的最大电流变化率,PMU的最大耐压,放电容于PUM和LDO的不同位置,以同时满足两者(仿真验证)不行。就改电路吧。
 楼主| 发表于 2014-2-20 16:42:44 | 显示全部楼层
回复 9# jiang_shuguo


    去掉近端电容测试,重载下输出震荡,重新设计电路是必须的了。那看来只能通过压缩LDO带宽来规避ESL的影响了?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 04:57 , Processed in 0.032815 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表